数字显示电子钟课程设计.docx

时间:2023-1-13 作者:791650988

数据结构课程设计最短路径问题实验报告.docx

数据结构课程设计最短路径问题实验报告目 录 一概述1二系统分析1三概要设计2四详细设计54.1建立图的存储结构54.2单源最短路径64.3任意一对顶点之间的最短路径7五运行与测试8参考文献11附录12交通咨询系统设计最短路径问题一概述 在交,

《数字显示电子钟课程设计.docx》由会员分享,可在线阅读,更多相关《数字显示电子钟课程设计.docx(18页珍藏版)》请在上搜索。

1、课 程 设 计 说 明 书学生姓名:学 号:学 院:自动化工程学院班 级:自动094题 目:数字显示电子钟指导教师: 职称: 20xx年 1月 10日目录目录1一、设计要求2二、设计原理及框图22.1 原理框图22.2 原理简介32.2.1 秒脉冲发生器32.2.2 计时器电路32.2.3 译码显示电路32.2.4 校时电路32.2.5 闹钟电路3三、器件说明33.1 器件清单33.2 主要器件的引脚排列及功能表43.2.1 74LS160引脚图和功能表43.2.2 555计时器43.2.3 7448N译码器5四、设计过程64.1 秒脉冲发生器64.2 时间计数器电路74.2.1 六十进制及其

2、显示电路74.2.2二十四/十二进制转换及其显示电路84.3 校时电路84.4 上下午显示电路94.5 闹钟电路10五 设计总框图、11六、设计体会及收获11七、参考文献12一、设计要求基本要求:(1)稳定的显示时、分、秒。(要求24小时为一个计时周期)(2)当电路发生走时误差时,要求电路有校时功能。 (3)时钟的“时”要求用两位显示;上、下午用发光管作为标志; (4) 整个系统要有校时部分(可以手动,也可以自动),校时时不能产生进位; (5) 系统要有闹钟部分,声音要响5秒(可以是一声一声的响,也可以连续响)二、设计原理及框图2.1 原理框图数字时钟一般由振荡器、分频器、计数器、译码器、显示

3、器、校时电路、报时电路构成。振荡器产生的秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字形式显示出来。秒计数器计满60后触发分计数器电路,分计数器计满60后触发时计数器电路,当计满24小时后又开始下一轮的循环计数。当时钟显示的时间与标准时间间有误差时,可以通过校时电路进行校准。并且当整点到来时,触发报时电路及LED显示。数字钟的框图如图1所示:分显示器时显示器秒显示器时译码器分译码器秒译码器时计数器分计数器秒计数器整点报时秒脉冲发生器器校时电路LED显示图1 数字钟原理框图2.2 原理简介2.2.1 秒脉冲发生器555定时器构造的多谐振荡器周期为1秒,为计数器提供工作要

4、的CP脉冲,使秒功能的计数器开始工作。2.2.2 计时器电路二十四进制数字钟的最重要的主电路为计数器电路,六十进制计数,六十进制计数器和二十四进制计数器三者的级联,构成秒,分和时的进位。主要利用芯片为74LS160计数器级联构造。2.2.3 译码显示电路七段数码管作为显示器,使用的是内含译码器的显示器。2.2.4 校时电路简单的开关和秒脉冲相连,拨动开关即可校准时计数器和分计数器。2.2.5 闹钟电路单刀双掷开关和二极管以及简单的逻辑门电路构成。三、器件说明3.1 器件清单表1 器件清单序号器件名称数量1十进制计数器(74LS160)627448译码器63七段数码管64两输入与非门(74LS00)若干5非门(74LS04)若干6两输入与门若干7555定时器18蜂鸣器19单刀单掷开关1610单刀双掷开关411电阻若干12电容213导线若干3.2 主要器件的引脚排列及功能表3.2.1 74LS160引脚图和功能表74LS160引脚图图2 74LS160引脚图74LS160功能表表2 74LS160功能表ENPENTCLKABCDRCO0xxxxxxxx000001000xxxxABCD11111xxxx计数1111xxxxxx111x1xxx

声明:本文内容由互联网用户自发贡献自行上传,本网站不拥有所有权,未作人工编辑处理,也不承担相关法律责任。如果您发现有涉嫌版权的内容,欢迎发送邮件至:791650988@qq.com 进行举报,并提供相关证据,工作人员会在5个工作日内联系你,一经查实,本站将立刻删除涉嫌侵权内容。